Промышленная Сибирь Ярмарка Сибири Промышленность СФО Электронные торги НОУ-ХАУ Электронные магазины Карта сайта
 
Ника
Ника
 

Поиск патентов

Как искать?
Реферат
Название
Публикация
Регистрационный номер
Имя заявителя
Имя изобретателя
Имя патентообладателя

    





Оформить заказ и задать интересующие Вас вопросы Вы можете напрямую c 6-00 до 14-30 по московскому времени кроме сб, вс. whatsapp 8-950-950-9888

На данной странице представлена ознакомительная часть выбранного Вами патента

Для получения более подробной информации о патенте (полное описание, формула изобретения и т.д.) Вам необходимо сделать заказ. Нажмите на «Корзину»


АРИФМЕТИЧЕСКИЙ ВЫЧИСЛИТЕЛЬ СИСТЕМ БУЛЕВЫХ ФУНКЦИЙ

Номер публикации патента: 2461868

Вид документа: C1 
Страна публикации: RU 
Рег. номер заявки: 2011140146/08 
  Сделать заказПолучить полное описание патента

Редакция МПК: 
Основные коды МПК: G06F007/57    
Аналоги изобретения: RU 2373564 С2, 20.11.2009. RU 2417405 С2, 27.04.2011. SU 1711147 А1, 07.02.1992. US 2006109027 А1, 25.05.2006. ЕР 0657803 А2, 14.06.1995. 

Имя заявителя: Федеральное государственное военное образовательное учреждение высшего профессионального образования "Военная академия связи имени Маршала Советского Союза С.М. Буденного" (г. Санкт-Петербург) Министерства обороны Российской Федерации (RU) 
Изобретатели: Вишневский Артем Константинович (RU)
Диченко Сергей Александрович (RU)
Крупенин Александр Владимирович (RU)
Нефедов Павел Владимирович (RU)
Ржевский Дмитрий Александрович (RU)
Самойленко Дмитрий Владимирович (RU)
Финько Олег Анатолиевич (RU)
Щербаков Андрей Викторович (RU) 
Патентообладатели: Федеральное государственное военное образовательное учреждение высшего профессионального образования "Военная академия связи имени Маршала Советского Союза С.М. Буденного" (г. Санкт-Петербург) Министерства обороны Российской Федерации (RU) 

Реферат


Изобретение относится к вычислительной технике и может быть использовано как специализированный вычислитель универсальный в классе логических вычислений. Техническим результатом является уменьшение длительности вычислений. Устройство содержит коммутатор, 2k блоков памяти хранения коэффициентов, где k - количество булевых переменных разложения, (n-k+1) мультиплексоров выделения группы коэффициентов, сумматор, d мультиплексоров выделения информационного разряда, 2k блоков памяти хранения значений адресов информационных разрядов, многоканальный мультиплексор. 2 ил., 1 табл., 6 пр.

Дирекция сайта "Промышленная Сибирь"
Россия, г.Омск, ул.Учебная, 199-Б, к.408А
Сайт открыт 01.11.2000
© 2000-2018 Промышленная Сибирь
Разработка дизайна сайта:
Дизайн-студия "RayStudio"