Промышленная Сибирь Ярмарка Сибири Промышленность СФО Электронные торги НОУ-ХАУ Электронные магазины Карта сайта
 
Ника
Ника
 

Поиск патентов

Как искать?
Реферат
Название
Публикация
Регистрационный номер
Имя заявителя
Имя изобретателя
Имя патентообладателя

    





Оформить заказ и задать интересующие Вас вопросы Вы можете напрямую c 6-00 до 14-30 по московскому времени кроме сб, вс. whatsapp 8-950-950-9888

На данной странице представлена ознакомительная часть выбранного Вами патента

Для получения более подробной информации о патенте (полное описание, формула изобретения и т.д.) Вам необходимо сделать заказ. Нажмите на «Корзину»


ИНТЕГРАЛЬНАЯ СХЕМА

Номер публикации патента: 2065653

Вид документа: C1 
Страна публикации: RU 
Рег. номер заявки: 5007152 
  Сделать заказПолучить полное описание патента

Редакция МПК: 
Основные коды МПК: H02H003/16    
Аналоги изобретения: Авторское свидетельство СССР N 1083281, кл. Н 02 Н 3/16, 1982. Журнал "Электроника", N 22, 1990, с. 61-64. 

Имя заявителя: Акционерное общество "Кремний" 
Изобретатели: Гарбуз Б.А.
Опалев В.Л.
Коновалов С.А. 
Патентообладатели: Акционерное общество "Кремний" 

Реферат


Интегральная схема, содержит соединенный с ее прямым и инверсным входами сигнала ошибки, усилитель сигнала ошибки, прямой вход которого соединен с первыми выводами первого и второго резисторов, второй вывод первого резистора соединен с общей шиной интегральной микросхемы, а второй вывод второго резистора соединен с инвертирующими входами первого и второго компараторов, прямой вход первого из которых соединен с выходом усилителя сигнала ошибки, а его выход - через линию задержки соединен с прямым входом второго компаратора, выход которого соединен со входом регистра-защелки и выпрямительный диодный мост, анод первого и катод второго диодов которого соединены и предназначены для использования в качестве первого входа сети питания, анод третьего и катод четвертого диодов соединены и предназначены для использования в качестве второго входа сети питания, соединенные катоды первого и третьего диодов, предназначенные для использования в качестве первого выхода управления нагрузкой интегральной микросхемы, соединены с первым входным выводом преобразователя напряжения, выходной вывод которого соединен с выводами питания элементов интегральной схемы и первым выводом третьего резистора, второй вывод которого соединен с вторым выводом второго резистора, а второй входной вывод преобразователя напряжения, использованный в качестве его общего вывода, соединен с общей шиной, анодами второго и четвертого диодов и катодом тиристора, вход управления которого соединен с выходом регистра-защелки, а анод использован в качестве второго выхода управления нагрузкой интегральной микросхемы. 2 ил.


Дирекция сайта "Промышленная Сибирь"
Россия, г.Омск, ул.Учебная, 199-Б, к.408А
Сайт открыт 01.11.2000
© 2000-2018 Промышленная Сибирь
Разработка дизайна сайта:
Дизайн-студия "RayStudio"