US 5734296 A, 31.03.1998. SU 1283946 A1, 23.07.1988. US 6483382 B1, 19.11.2002. US 6144234 A, 07.11.2000.
Имя заявителя:
Государственное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ГОУ ВПО "ЮРГУЭС") (RU)
Изобретатели:
Прокопенко Николай Николаевич (RU) Загребин Антон Витальевич (RU) Наумов Максим Владимирович (RU)
Патентообладатели:
Государственное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ГОУ ВПО "ЮРГУЭС") (RU)
Реферат
Изобретение относится к области радиотехники и связи и может быть использовано в качестве устройства усиления аналоговых сигналов, в структуре аналоговых микросхем различного функционального назначения (например, прецизионных решающих и операционных усилителях с малыми значениями э.д.с. смещения нуля). Технический результат: уменьшение напряжения смещения нуля Uсм, а также его дрейфа в условиях температурных и радиационных воздействий. Каскодный дифференциальный усилитель содержит входной дифференциальный каскад (1) с первым (2) и вторым (3) токовыми выходами, токовое зеркало (4), имеющее первый (5) и второй (6) эмиттерный входы, базовый (7) вход и токовый выход (8), первый (5) эмиттерный вход токового зеркала (4) подключен к первому (2) токовому выходу входного дифференциального каскада (1), а второй (6) эмиттерный вход токового зеркала (4) соединен со вторым (3) токовым выходом входного дифференциального каскада (1), базовый (7) вход токового зеркала (4) подключен к коллектору первого (9) вспомогательного транзистора, токовый выход (8) токового зеркала (4) подключен к коллектору второго (10) вспомогательного транзистора, базы первого (9) и второго (10) вспомогательных транзисторов связаны друг с другом и подключены к источнику напряжения смещения (11), база входного транзистора выходного эмиттерного повторителя (12) подключена к коллектору второго (10) вспомогательного транзистора, а его эмиттер связан с выходом устройства (13), причем эмиттеры первого (9) и второго (10) вспомогательных транзисторов подключены к первому (14) источнику питания через первый (15), второй (16) вспомогательные резисторы. В схему введен дополнительный транзистор (17), коллектор которого связан с выходом (13) устройства, база - соединена с эмиттером первого (9) вспомогательного транзистора, эмиттер - через первый 18 дополнительный резистор связан с первым (14) источником питания, а коллектор входного транзистора выходного эмиттерного повторителя (12) подключен ко второму (19) источнику питания, причем все вспомогательные (9), (10) и дополнительный (17) транзисторы имеют один тип проводимости. 2 з.п. ф-лы, 5 ил.